MMDT2227
MMDT2227
SMD General Purpose NPN | PNP Transistors
SMD Universal-NPN | PNP-Transistoren
I
C
= 600 mA
h
FE
= 35...300
T
jmax
= 150°C
V
CEO
= 40 V | -60V
P
tot
= 200 mW
Version 2020-12-15
SOT-363
SPICE Model & STEP File
1
)
Marking
Type Code
HS Code 85412100
Typical Applications
Signal processing
Switching, Amplification
Commercial grade
Suffix -Q: AEC-Q101 compliant
1
)
Suffix -AQ: in AEC-Q101 qualification
1
)
Typische Anwendungen
Signalverarbeitung
Schalten, Verstärken
Standardausführung
Suffix -Q: AEC-Q101 konform
1
)
Suffix -AQ: in AEC-Q101 Qualifizierung
1
)
Features
Two complementary transistors
in one package
General Purpose
Compliant to RoHS (w/o exemption)
REACH, Conflict Minerals
1
)
Besonderheiten
Zwei Komplementär-Transistoren
in einem Gehäuse
Universell anwendbar
Konform zu RoHS (ohne Ausn.)
REACH, Konfliktmineralien
1
)
Mechanical Data
1
) Mechanische Daten
1
)
Taped and reeled 3000 / 7“ Gegurtet auf Rolle
Weight approx. 0.01 g Gewicht ca.
Case material UL 94V-0 Gehäusematerial
Solder & assembly conditions 260°C/10s Löt- und Einbaubedingungen
MSL = 1
Dual
Transistors
T1 - NPN
1 = E1 2 = B1 6 = C1
T2 - PNP
3 = C2 4 = E2 5 = B2
Type Code
K27
Maximum ratings
2
) Grenzwerte
2
)
T1 - NPN T2 - PNP
Collector-Emitter-voltage – Kollektor-Emitter-Spannung B open V
CEO
40 V -60 V
Collector-Base-voltage – Kollektor-Basis-Spannung E open V
CBO
75 V -60 V
Emitter-Base-voltage – Emitter-Basis-Spannung C open V
EBO
6 V -5 V
Collector current – Kollektorstrom DC 600 mA -600 mA
Power dissipation – Verlustleistung P
tot
200 mW
3
)
Junction temperature – Sperrschichttemperatur
Storage temperature – Lagerungstemperatur
T
S
T
j
-55...+150°C
-55...+150°C
Dimensions
Maße
[mm]
1 Please note the detailed information on our website or at the beginning of the data book
Bitte beachten Sie die detaillierten Hinweise auf unserer Internetseite bzw. am Anfang des Datenbuches
2 T
A
= 25°C and per transistor, unless otherwise specified. For the PNP transistor, the parameters must be set to negative
T
A
= 25°C und pro Transistor, wenn nicht anders angegeben. Für den PNP-Transistor sind die Parameter negativ zu setzen
3 Mounted on P.C. board with 3 mm
2
copper pad per terminal – Montage auf Leiterplatte mit 3 mm
2
Kupferbelag je Anschluss
© Diotec Semiconductor AG http://www.diotec.com/ 1